Schwerpunkte:
• Hardware Designentwicklung für FPGAs und ASICs
• Spezifikation für Funktion, Implementierung und Test
• Kodierung in VHDL
• Design-/System-Simulation mit Modelsim, NC Sim
• Erstellung der Testbench, Testcases und Stimuli
• Synthese mit Design Compiler, Synplify, Leonardo, XST (Xilinx)
• Netzlisten Verifikation / Statische Timing Analyse (STA)
• Testpatterngenerierung für Chiptester
Programmiersprachen:
• VHDL mit 22 Jahren Projekterfahrung
• Assembler für diverse 8‑Bit Mikro-Controller
• ANSI‑C, Perl und Tck/TK